お問い合わせ番号:183722

デジタル回路設計

社名非公開

募集内容

職種名 デジタル回路設計
仕事内容 ◆デジタル回路設計業務
◆verilog-HDLによる設計および検証(波形目視のほか、リファレンスCによる一致検証、アサーション検証、カバレッジ検証)
製造事業所との情報共有、課題発生時の連携など他部署との協業も多いです。
設計後は測定及び評価チームと協業すると共に、自社工場があるので試作立ち上げのサポートも行います。
数名〜10名程度のチームを作って要求仕様から設計仕様に落とし込み、決められたスケジュール内でチームで業務を推進します。
一方で長期スパンでは次世代CMOSイメージセンサの開発検討も行います。CMOSイメージセンサはアナログ回路と
デジタル回路が協調して動作しているのである程度のアナログ知識が必要ですが、周囲のメンバー・関連部署と協業しスキルを得ることで、
より高度なセンサ開発に取り組めます。

■想定ポジション
プロジェクトにおける各ブロックの設計チームの規模は5名ほどで、リーダーもしくは上位担当者を期待しています。
■描けるキャリアパス
CMOSイメージセンサーのデジタル回路設計スキルとセンサー内部のアーキテクチャ構築のスキルを習得できます。
また、センサー開発全般を習得したエンジニアとして、世界初となる人間の目を超えるセンサーを世に提供できます。
募集条件 ◆半導体のデジタル回路設計スキル。具体的にはVerilog-HDL等の上流設計スキルとSRAM等のメモリを制御する為のデジタル回路設計スキル、及びUnix/LinuxのOSを使いこなせる方。
※半導体の種類は問いません。

◆業務に関する英語のドキュメントを読んで理解できる方。
学歴 高専 大学 大学院
雇用形態 正社員
勤務地 勤務地1 神奈川県
給与 想定年収 450  〜 1,200  万円
勤務時間 勤務時間 9:00 〜 17:30(実働:7時間45分)   フレックス有
平均残業時間
休日・休暇 年間休日 125日
年末年始 慶弔 特別 産休 育児
完全週休2日制(土・日) 、フレックスホリデー(個人別に設定できる最長16日間の連続休暇制度)、年間休暇平均取得日数 平均20日
福利厚生 独身寮 財形貯蓄制度 定期健康診断
ボランティア休職制度、育児休職制度、介護休職制度、財形貯蓄制度、従業員持株会、独身寮、キャリア開発支援 、社員意識調査 フレキシブルキャリア休職(留学や配偶者の海外赴任への同行などのため) 、社内募集制度 、教育研修制度、ソニーユニバーシティ
諸手当
職種カテゴリ
業種カテゴリ

【デジタル回路設計】と近しい求人カテゴリ一覧

WEBサイト上では探すことができない
非公開求人をご紹介いたします。
非公開求人とは?

オープンに募集することで、応募が殺到してしまうのを避けたり、競合に知られたくないような、新規プロジェクトや極秘プロジェクトの人員募集など、WEBサイト上では募集を行うことができない求人です。

転職支援サービスで直接紹介する形で、求人の紹介を依頼されていますので、ご紹介を希望の方は、お申込みください。

キャリアアドバイザー 非公開求人80%
キャリアアドバイザーが
非公開求人を直接ご提案
いたします!